S912XEP100W1MALR NXP
Beszerezhető
S912XEP100W1MALR NXP
• 16 bites CPU12X — Felfelé kompatibilis az MC9S12 utasításkészlettel, kivéve öt Fuzzy utasítást (MEM, WAV, WAVR, REV, REVW), amelyeket eltávolítottak — Továbbfejlesztett indexelt címzés — Hozzáférés a PPAGE-től független nagy adatszegmensekhez • INT (megszakítási modul) — Nyolc szintű beágyazott megszakítás — A megszakítási források rugalmas hozzárendelése az egyes megszakítási szintekhez. — Külső, nem maszkolható, magas prioritású megszakítás (XIRQ) — Belső, nem maszkolható, magas prioritású memóriavédelmi egység megszakítása — Akár 24 tű a J, H és P portokon, amelyek emelkedő vagy csökkenő élre érzékeny megszakításként konfigurálhatók • EBI (külső buszinterfész) (csak 208 tűs és 144 tűs tokozásban érhető el) — Akár négy chip select kimenet a 16K, 1M, 2M és akár 4MByte címterek kiválasztásához — Minden chipválasztó kimenet konfigurálható úgy, hogy a tranzakciót a időtúllépés a két várakozási állapot generátor egyikének vagy az EWAIT jel deasperációja • MMC (modulleképezés vezérlés) • DBG (debug module) — CPU és/vagy XGATE buszok felügyelete tag vagy force típusú töréspont kérésekkel — A 64 x 64 bites kör alakú nyomkövető puffer rögzíti az áramlás változásával vagy a memória-hozzáféréssel kapcsolatos információkat • BDM (háttér hibakeresési mód) • MPU (memóriavédelmi egység) — 8 címterület definiálható aktív programfeladatonként — A címtartomány részletessége akár 8 bájt is lehet — Nincs írás / Nem végrehajtási védelmi attribútumok — Nem maszkolható megszakítás a hozzáférés megsértése esetén • XGATE — Programozható, nagy teljesítményű I/O koprocesszor modul — Adatok átvitele az összes perifériára és RAM-ra vagy az összes perifériára és RAM-ra CPU beavatkozás vagy CPU várakozási állapot nélkül — Logikai, eltolási, aritmetikai és bitműveleteket hajt végre az adatokon — Megszakíthatja a HCS12X CPU jelátviteli átvitel befejezését — Bármely hardvermodulból és a CPU-ból is indítható — Két megszakítási szint a magas prioritású feladatok kiszolgálásához — Hardver Veremmutató inicializálásának támogatása • OSC_LCP (oszcillátor) — Alacsony áramhurok vezérlés Pierce oszcillátor 4MHz és 16MHz közötti kristály felhasználásával — Jó zajvédelem — Teljes lendületű Pierce opció 2MHz és 40MHz közötti kristály felhasználásával • Transzkonduktancia méretezett a tipikus kristályok optimális indítási határához • IPLL (belsőleg szűrt, frekvenciamodulált fáziszárt-hurok órajelgenerálás)
— Nincs szükség külső alkatrészekre — Konfigurálható lehetőség a spektrum szórására a csökkentett EMC sugárzás érdekében (frekvenciamoduláció) • CRG (órajel és visszaállítás generálása) — COP watchdog — Valós idejű megszakítás — Órafigyelő — Gyors ébresztés a STOP funkcióból saját órajel módban • Memória opciók — 128K, 256k, 384K, 512K, 768K és 1M bájt Flash — 2K, 4K bájt emulált EEPROM — 12K, 16K, 24K, 32K, 48K és 64K bájt RAM • Flash általános jellemzők — 64 adatbit plusz 8 szindróma Az ECC (hibajavító kód) bitek lehetővé teszik az egybites hibajavítást és a kettős hiba észlelését — Szektor méretének törlése 1024 bájt — Automatizált program- és törlési algoritmus • D-Flash funkciók — Akár 32 Kbyte D-Flash memória 256 bájtos szektorokkal a felhasználói hozzáféréshez. — Külön parancsok a D-Flash memóriához elektromos és elektronikus berendezésen keresztül történő hozzáférés vezérlésére. — Egybites hibajavítás és kétbites hibaészlelés egy szón belül olvasási műveletek során. — Automatizált program és törlési algoritmus ECC paritásbitek ellenőrzésével és generálásával. — Gyors szektortörlés és szóprogram működés. — Képesség akár négy szó programozására sorozatban • Emulált EEPROM funkciók — Automatikus EEE fájlkezelés belső memóriavezérlő segítségével. — Visszaállításkor az érvényes EEE-adatok automatikus átvitele a D-Flash memóriából a puffer RAM-ba. — Képesség az elektromos és elektronikus berendezésekkel kapcsolatos, még a D-Flash memóriába programozandó puffer RAM szavak számának nyomon követésére. — Képesség az elektromos és elektronikus berendezések működésének letiltására és a D-Flash memóriához való elsőbbségi hozzáférés engedélyezésére. — Képesség az elektromos és elektronikus berendezésekkel kapcsolatos összes függőben lévő művelet törlésére és a D-Flash memóriához való elsőbbségi hozzáférés engedélyezésére. • Két 16 csatornás, 12 bites analóg-digitális átalakító — 8/10/12 bites felbontás — 3μs, 10 bites egyszeri konverziós idő — Bal/jobb, aláírt/előjel nélküli eredményadatok — Külső és belső konverzióindító képesség — Belső oszcillátor átalakításhoz Stop módban — Felébresztés alacsony fogyasztású üzemmódokból analóg összehasonlítás esetén > vagy <= match • Five MSCAN (1 M bit per second, CAN 2.0 A, B software compatible modules) — Five receive and three transmit buffers
— Rugalmas azonosító szűrő programozható 2 x 32 bites, 4 x 16 bites vagy 8 x 8 bites - Négy különálló megszakítási csatorna Rx, Tx, hiba és ébresztés számára — Aluláteresztő szűrő ébresztési funkció — Visszacsatolás az önteszt működéséhez • ECT (továbbfejlesztett rögzítési időzítő) — 8 x 16 bites csatorna bemeneti rögzítéshez vagy kimenet összehasonlításához — 16 bites szabadon futó számláló 8 bites precíziós előskálázóval — 16 bites modulus lefelé számláló 8 bites precíziós előskálázóval — Négy 8 bites vagy kettő 16 bites impulzus akkumulátorok • TIM (standard timer module) — 8 x 16 bites csatorna bemeneti rögzítéshez vagy kimenet összehasonlításához — 16 bites szabadon futó számláló 8 bites precíziós előskálázóval — 1 x 16 bites impulzusakkumulátor • PIT (periodikus megszakítási időzítő) — Akár nyolc időzítő független időtúllépési időszakokkal — 1 és 224 buszórajelciklus között választható időtúllépési időszakok — Időtúllépési megszakítás és perifériás triggerek • 8 PWM (impulzusszélesség-modulátor) csatorna — 8 csatorna x 8 bites vagy 4 csatornás x 16 bites impulzusszélesség-modulátor — csatornánként programozható periódus és működési ciklus — Középre vagy balra igazított kimenetek — Programozható órajelválasztó logika széles frekvenciatartománnyal • Gyors vészleállítási bemenet • Három soros perifériás interfész modul (SPI) — 8 vagy 16 bites adatméretre konfigurálható • Nyolc soros kommunikációs interfész (SCI) — Standard mark/space non-return-to-zero (NRZ) formátum — Választható IrDA 1.4 return-to-zero-inverted (RZI) formátum programozható impulzusszélességekkel • Kettő Inter-IC busz (IIC) modulok — Több főkiszolgálós működés — A szoftver a 256 különböző soros órajelfrekvencia egyikére programozható — Broadcast mód támogatása — 10 bites címek támogatása • On-Chip feszültségszabályozó — Két párhuzamos, lineáris feszültségszabályozó sávszélesség-referenciával — Kisfeszültségű érzékelő (LVD) kisfeszültségű megszakítással (LVI) — Bekapcsolási reset (POR) áramkör — 3,3 V-os és 5 V-os hatótávolságú működés — Kisfeszültségű alaphelyzetbe állítás (LVR)
• Alacsony fogyasztású ébresztési időzítő (API) — Minden módban elérhető, beleértve a Full Stop módot is — +-5% pontosságra trimmelhető — Az időtúllépési időszakok 0,2 ms-tól ~13 másodpercig terjednek, 0,2 ms-os felbontással • Bemenet/kimenet — Akár 152 általános célú bemeneti/kimeneti (I/O) tű plusz 2 csak bemeneti, csak bemeneti tű — Hiszterézis és konfigurálható fel- és lehúzó eszköz minden bemeneti tűn • Csomag opciók — 208 tűs MAPBGA — 144 tűs, alacsony profilú quad flat-pack (LQFP) — 112 tűs alacsony profilú quad flat-pack (LQFP) — 80-pin quad flat-pack (QFP) • 50MHz maximális CPU buszfrekvencia, 100MHz maximális XGATE buszfrekvencia
• 16 bites CPU12X — Felfelé kompatibilis az MC9S12 utasításkészlettel, kivéve öt Fuzzy utasítást (MEM, WAV, WAVR, REV, REVW), amelyeket eltávolítottak — Továbbfejlesztett indexelt címzés — Hozzáférés a PPAGE-től független nagy adatszegmensekhez • INT (megszakítási modul) — Nyolc szintű beágyazott megszakítás — A megszakítási források rugalmas hozzárendelése az egyes megszakítási szintekhez. — Külső, nem maszkolható, magas prioritású megszakítás (XIRQ) — Belső, nem maszkolható, magas prioritású memóriavédelmi egység megszakítása — Akár 24 tű a J, H és P portokon, amelyek emelkedő vagy csökkenő élre érzékeny megszakításként konfigurálhatók • EBI (külső buszinterfész) (csak 208 tűs és 144 tűs tokozásban érhető el) — Akár négy chip select kimenet a 16K, 1M, 2M és akár 4MByte címterek kiválasztásához — Minden chipválasztó kimenet konfigurálható úgy, hogy a tranzakciót a időtúllépés a két várakozási állapot generátor egyikének vagy az EWAIT jel deasperációja • MMC (modulleképezés vezérlés) • DBG (debug module) — CPU és/vagy XGATE buszok felügyelete tag vagy force típusú töréspont kérésekkel — A 64 x 64 bites kör alakú nyomkövető puffer rögzíti az áramlás változásával vagy a memória-hozzáféréssel kapcsolatos információkat • BDM (háttér hibakeresési mód) • MPU (memóriavédelmi egység) — 8 címterület definiálható aktív programfeladatonként — A címtartomány részletessége akár 8 bájt is lehet — Nincs írás / Nem végrehajtási védelmi attribútumok — Nem maszkolható megszakítás a hozzáférés megsértése esetén • XGATE — Programozható, nagy teljesítményű I/O koprocesszor modul — Adatok átvitele az összes perifériára és RAM-ra vagy az összes perifériára és RAM-ra CPU beavatkozás vagy CPU várakozási állapot nélkül — Logikai, eltolási, aritmetikai és bitműveleteket hajt végre az adatokon — Megszakíthatja a HCS12X CPU jelátviteli átvitel befejezését — Bármely hardvermodulból és a CPU-ból is indítható — Két megszakítási szint a magas prioritású feladatok kiszolgálásához — Hardver Veremmutató inicializálásának támogatása • OSC_LCP (oszcillátor) — Alacsony áramhurok vezérlés Pierce oszcillátor 4MHz és 16MHz közötti kristály felhasználásával — Jó zajvédelem — Teljes lendületű Pierce opció 2MHz és 40MHz közötti kristály felhasználásával • Transzkonduktancia méretezett a tipikus kristályok optimális indítási határához • IPLL (belsőleg szűrt, frekvenciamodulált fáziszárt-hurok órajelgenerálás)
— Nincs szükség külső alkatrészekre — Konfigurálható lehetőség a spektrum szórására a csökkentett EMC sugárzás érdekében (frekvenciamoduláció) • CRG (órajel és visszaállítás generálása) — COP watchdog — Valós idejű megszakítás — Órafigyelő — Gyors ébresztés a STOP funkcióból saját órajel módban • Memória opciók — 128K, 256k, 384K, 512K, 768K és 1M bájt Flash — 2K, 4K bájt emulált EEPROM — 12K, 16K, 24K, 32K, 48K és 64K bájt RAM • Flash általános jellemzők — 64 adatbit plusz 8 szindróma Az ECC (hibajavító kód) bitek lehetővé teszik az egybites hibajavítást és a kettős hiba észlelését — Szektor méretének törlése 1024 bájt — Automatizált program- és törlési algoritmus • D-Flash funkciók — Akár 32 Kbyte D-Flash memória 256 bájtos szektorokkal a felhasználói hozzáféréshez. — Külön parancsok a D-Flash memóriához elektromos és elektronikus berendezésen keresztül történő hozzáférés vezérlésére. — Egybites hibajavítás és kétbites hibaészlelés egy szón belül olvasási műveletek során. — Automatizált program és törlési algoritmus ECC paritásbitek ellenőrzésével és generálásával. — Gyors szektortörlés és szóprogram működés. — Képesség akár négy szó programozására sorozatban • Emulált EEPROM funkciók — Automatikus EEE fájlkezelés belső memóriavezérlő segítségével. — Visszaállításkor az érvényes EEE-adatok automatikus átvitele a D-Flash memóriából a puffer RAM-ba. — Képesség az elektromos és elektronikus berendezésekkel kapcsolatos, még a D-Flash memóriába programozandó puffer RAM szavak számának nyomon követésére. — Képesség az elektromos és elektronikus berendezések működésének letiltására és a D-Flash memóriához való elsőbbségi hozzáférés engedélyezésére. — Képesség az elektromos és elektronikus berendezésekkel kapcsolatos összes függőben lévő művelet törlésére és a D-Flash memóriához való elsőbbségi hozzáférés engedélyezésére. • Két 16 csatornás, 12 bites analóg-digitális átalakító — 8/10/12 bites felbontás — 3μs, 10 bites egyszeri konverziós idő — Bal/jobb, aláírt/előjel nélküli eredményadatok — Külső és belső konverzióindító képesség — Belső oszcillátor átalakításhoz Stop módban — Felébresztés alacsony fogyasztású üzemmódokból analóg összehasonlítás esetén > vagy <= match • Five MSCAN (1 M bit per second, CAN 2.0 A, B software compatible modules) — Five receive and three transmit buffers
— Rugalmas azonosító szűrő programozható 2 x 32 bites, 4 x 16 bites vagy 8 x 8 bites - Négy különálló megszakítási csatorna Rx, Tx, hiba és ébresztés számára — Aluláteresztő szűrő ébresztési funkció — Visszacsatolás az önteszt működéséhez • ECT (továbbfejlesztett rögzítési időzítő) — 8 x 16 bites csatorna bemeneti rögzítéshez vagy kimenet összehasonlításához — 16 bites szabadon futó számláló 8 bites precíziós előskálázóval — 16 bites modulus lefelé számláló 8 bites precíziós előskálázóval — Négy 8 bites vagy kettő 16 bites impulzus akkumulátorok • TIM (standard timer module) — 8 x 16 bites csatorna bemeneti rögzítéshez vagy kimenet összehasonlításához — 16 bites szabadon futó számláló 8 bites precíziós előskálázóval — 1 x 16 bites impulzusakkumulátor • PIT (periodikus megszakítási időzítő) — Akár nyolc időzítő független időtúllépési időszakokkal — 1 és 224 buszórajelciklus között választható időtúllépési időszakok — Időtúllépési megszakítás és perifériás triggerek • 8 PWM (impulzusszélesség-modulátor) csatorna — 8 csatorna x 8 bites vagy 4 csatornás x 16 bites impulzusszélesség-modulátor — csatornánként programozható periódus és működési ciklus — Középre vagy balra igazított kimenetek — Programozható órajelválasztó logika széles frekvenciatartománnyal • Gyors vészleállítási bemenet • Három soros perifériás interfész modul (SPI) — 8 vagy 16 bites adatméretre konfigurálható • Nyolc soros kommunikációs interfész (SCI) — Standard mark/space non-return-to-zero (NRZ) formátum — Választható IrDA 1.4 return-to-zero-inverted (RZI) formátum programozható impulzusszélességekkel • Kettő Inter-IC busz (IIC) modulok — Több főkiszolgálós működés — A szoftver a 256 különböző soros órajelfrekvencia egyikére programozható — Broadcast mód támogatása — 10 bites címek támogatása • On-Chip feszültségszabályozó — Két párhuzamos, lineáris feszültségszabályozó sávszélesség-referenciával — Kisfeszültségű érzékelő (LVD) kisfeszültségű megszakítással (LVI) — Bekapcsolási reset (POR) áramkör — 3,3 V-os és 5 V-os hatótávolságú működés — Kisfeszültségű alaphelyzetbe állítás (LVR)
• Alacsony fogyasztású ébresztési időzítő (API) — Minden módban elérhető, beleértve a Full Stop módot is — +-5% pontosságra trimmelhető — Az időtúllépési időszakok 0,2 ms-tól ~13 másodpercig terjednek, 0,2 ms-os felbontással • Bemenet/kimenet — Akár 152 általános célú bemeneti/kimeneti (I/O) tű plusz 2 csak bemeneti, csak bemeneti tű — Hiszterézis és konfigurálható fel- és lehúzó eszköz minden bemeneti tűn • Csomag opciók — 208 tűs MAPBGA — 144 tűs, alacsony profilú quad flat-pack (LQFP) — 112 tűs alacsony profilú quad flat-pack (LQFP) — 80-pin quad flat-pack (QFP) • 50MHz maximális CPU buszfrekvencia, 100MHz maximális XGATE buszfrekvencia
Kérjük, ellenőrizze, hogy helyesek-e az elérhetőségei. A üzenet lesz közvetlenül a címzett(ek)nek kell elküldeni, és nem nyilvánosan megjelenítendő. Soha nem fogjuk terjeszteni vagy eladni az Ön személyes harmadik felek tájékoztatása anélkül, hogy az Ön kifejezett engedélye.