S912XET256W1MAG NXP
Beszerezhető
S912XET256W1MAG NXP
• 16 bites CPU12X — Felfelé kompatibilis az MC9S12 utasításkészlettel, kivéve öt Fuzzy utasítást (MEM, WAV, WAVR, REV, REVW), amelyek el lettek távolítva — Továbbfejlesztett indexelt címzés — Hozzáférés a PPAGE-től független nagy adatszegmensekhez • INT (megszakítási modul) — A beágyazott megszakítások nyolc szintje — A megszakítási források rugalmas hozzárendelése az egyes megszakítási szintekhez. — Külső, nem maszkolható magas prioritású megszakítás (XIRQ) — Belső nem maszkolható magas prioritású memóriavédelmi egység megszakítás — Legfeljebb 24 érintkező a J, H és P portokon, amelyek emelkedő vagy csökkenő élre érzékeny megszakításként konfigurálhatók • EBI (külső busz interfész) (csak 208 és 144 tűs tokozásban érhető el) — Legfeljebb négy chipválasztó kimenet 16K, 1M, 2M és legfeljebb 4 MByte címterek kiválasztásához — Minden chipválasztó kimenet konfigurálható úgy, hogy a tranzakciót a a két várakozási állapot generátor egyikének időtúllépése vagy az EWAIT jel megerősítése • MMC (modulleképezési vezérlés) • DBG (hibakeresési modul) — CPU és/vagy XGATE buszok monitorozása címke típusú vagy kényszerített típusú töréspont-kérésekkel — 64 x 64 bites körkörös nyomkövetési puffer rögzíti a folyamatváltozást vagy a memória-hozzáférési információkat • BDM (háttérben futó hibakeresési mód) • MPU (memóriavédelmi egység) — 8 címrégió definiálható aktív programfeladatonként — A címtartomány részletessége akár 8 bájt is — Nincs írás / Nem execute Védelmi attribútumok — Nem maszkolható megszakítás hozzáférés megsértése esetén • XGATE — Programozható, nagy teljesítményű I/O koprocesszor modul — Adatokat továbbít az összes perifériára és RAM-ra vagy memóriáról CPU-beavatkozás vagy CPU várakozási állapot nélkül — Logikai, eltolási, aritmetikai és bitműveleteket hajt végre az adatokon — Megszakíthatja a HCS12X CPU jelátviteli befejezését — Bármely hardvermodul és a CPU aktiválása lehetséges — Két megszakítási szint a magas prioritású feladatok kiszolgálásához — Hardver a veremmutató inicializálásának támogatása • OSC_LCP (oszcillátor) — Alacsony fogyasztású hurokvezérlés 4 MHz-től 16 MHz-ig terjedő kristályt használó pierce oszcillátor — Jó zajtűrés — Teljes lendületű Pierce opció 2 MHz-től 40 MHz-ig terjedő kristályt használva — A tipikus kristályok optimális indítási határához méretezett transzkonduktancia • IPLL (belsőleg szűrt, frekvenciamodulált fáziszárt hurok órajel-generálás)
— Nincs szükség külső alkatrészekre — Konfigurálható opció a spektrum elosztására a csökkentett EMC-sugárzás érdekében (frekvenciamoduláció) • CRG (órajel és visszaállítás generálása) — COP watchdog — Valós idejű megszakítás — Órafigyelő — Gyors ébresztés STOP-ról önórás módban • Memória opciók — 128K, 256k, 384K, 512K, 768K és 1M bájtos Flash — 2K, 4K bájtos emulált EEPROM — 12K, 16K, 24K, 32K, 48K és 64K bájt RAM • Flash Általános jellemzők — 64 adatbit plusz 8 szindrómás ECC (hibajavító kód) bit lehetővé teszi az egybites hibajavítást és a kettős hibaészlelést — Szektorméret törlése 1024 bájt — Automatizált programozási és törlési algoritmus • D-Flash funkciók — Akár 32 kbyte D-Flash memória 256 bájtos szektorral a felhasználói hozzáféréshez. — Dedikált parancsok a D-Flash memóriához való hozzáférés szabályozására elektromos és elektronikus berendezés működésén keresztül. — Egybites hibajavítás és kétbites hibaészlelés egy szón belül olvasási műveletek során. — Automatizált programozási és törlési algoritmus ECC paritásbitek ellenőrzésével és generálásával. - Gyors szektortörlés és szóprogram működése. — Legfeljebb négy szó sorozatba programozásának képessége • Emulált EEPROM funkciók — Automatikus EEE fájlkezelés belső memóriavezérlő segítségével. — Az érvényes elektromos és elektronikus berendezések adatainak automatikus átvitele a D-Flash memóriából a puffermemória RAM-ba alaphelyzetbe állításakor. — Képes nyomon követni a D-Flash memóriába programozandó függőben lévő EEE-hez kapcsolódó puffer RAM szavak számát. — Lehetőség az elektromos és elektronikus berendezések működésének letiltására és a D-Flash memóriához való elsőbbségi hozzáférés engedélyezésére. — Lehetőség az elektromos és elektronikus berendezések összes függőben lévő műveletének törlésére és a D-Flash memóriához való elsőbbségi hozzáférés engedélyezésére. • Két 16 csatornás, 12 bites analóg-digitális átalakító – 8/10/12 bites felbontás – 3 μs, 10 bites egyszeri konverziós idő – Bal/jobb, aláírt/aláíratlan eredményadatok – Külső és belső konverziós trigger képesség – Belső oszcillátor a Stop módban történő átalakításhoz – Ébresztés alacsony fogyasztású üzemmódból analóg összehasonlító > vagy <= match • Five MSCAN (1 M bit per second, CAN 2.0 A, B software compatible modules) — Five receive and three transmit buffers
— Rugalmas azonosítószűrő, amely 2 x 32 bites, 4 x 16 bites vagy 8 x 8 bitesként programozható — Négy különálló megszakítási csatorna az Rx, Tx, hiba és ébresztés számára — Aluláteresztő szűrő ébresztési funkció — Visszahurok az önteszt működéséhez • ECT (továbbfejlesztett rögzítési időzítő) — 8 x 16 bites csatorna a bemeneti rögzítéshez vagy a kimenet összehasonlításához — 16 bites, szabadon futó számláló 8 bites precíziós előskálázóval — 16 bites modulus-számláló 8 bites precíziós előskálázóval — Négy 8 bites vagy kettő 16 bites impulzus akkumulátorok • TIM (standard időzítő modul) — 8 x 16 bites csatorna bemeneti rögzítéshez vagy kimeneti összehasonlításhoz — 16 bites szabadon futó számláló 8 bites precíziós előskálázóval — 1 x 16 bites impulzus akkumulátor • PIT (periodikus megszakítási időzítő) — Akár nyolc időzítő független időtúllépési periódusokkal — 1 és 224 busz órajelciklus között választható időtúllépési periódusok — Időtúllépési megszakítás és perifériás triggerek • 8 PWM (impulzusszélesség-modulátor) csatorna — 8 csatorna x 8 bites vagy 4 csatornás x 16 bites impulzusszélesség-modulátor – programozható periódus és munkaciklus csatornánként – középre vagy balra igazított kimenetek – programozható óraválasztó logika széles frekvenciatartományban – gyors vészleállító bemenet • Három soros perifériás interfész modul (SPI) – 8 vagy 16 bites adatmérethez konfigurálható • Nyolc soros kommunikációs interfész (SCI) – Szabványos jelölés/tér non-return-to-zero (NRZ) formátum – választható IrDA 1.4 visszatérés nullára fordított (RZI) formátum programozható impulzusszélességekkel • Két Inter-IC busz (IIC) modulok — Multi-master működés — Programozható szoftver a 256 különböző soros órajel egyikére — Broadcast mód támogatás — 10 bites cím támogatása • On-Chip Voltage Regulator — Két párhuzamos, lineáris feszültségszabályozó sávrés referenciával — Kisfeszültség-érzékelő (LVD) kisfeszültségű megszakítással (LVI) — Bekapcsolási visszaállítás (POR) áramkör — 3,3 V és 5 V tartományú működés — Kisfeszültség-visszaállítás (LVR)
• Alacsony fogyasztású ébresztési időzítő (API) — Minden üzemmódban elérhető, beleértve a Full Stop módot is — +-5%-os pontossággal kitűzhető — Az időtúllépési időszakok 0,2 ms-tól ~13 másodpercig terjednek, 0,2 ms-os felbontással • Bemenet/kimenet — Akár 152 általános célú bemeneti/kimeneti (I/O) érintkező plusz 2 csak bemeneti érintkező — Hiszterézis és konfigurálható felhúzó/lehúzható eszköz az összes bemeneti érintkezőn — Konfigurálható meghajtó erőssége az összes kimeneti érintkezőn • Csomagopciók — 208 tűs MAPBGA — 144 tűs, alacsony profilú négyes lapos csomag (LQFP) — 112 tűs alacsony profilú quad flat-pack (LQFP) — 80 tűs quad flat-pack (QFP) • 50 MHz maximális CPU busz frekvencia, 100 MHz maximális XGATE busz frekvencia
• 16 bites CPU12X — Felfelé kompatibilis az MC9S12 utasításkészlettel, kivéve öt Fuzzy utasítást (MEM, WAV, WAVR, REV, REVW), amelyek el lettek távolítva — Továbbfejlesztett indexelt címzés — Hozzáférés a PPAGE-től független nagy adatszegmensekhez • INT (megszakítási modul) — A beágyazott megszakítások nyolc szintje — A megszakítási források rugalmas hozzárendelése az egyes megszakítási szintekhez. — Külső, nem maszkolható magas prioritású megszakítás (XIRQ) — Belső nem maszkolható magas prioritású memóriavédelmi egység megszakítás — Legfeljebb 24 érintkező a J, H és P portokon, amelyek emelkedő vagy csökkenő élre érzékeny megszakításként konfigurálhatók • EBI (külső busz interfész) (csak 208 és 144 tűs tokozásban érhető el) — Legfeljebb négy chipválasztó kimenet 16K, 1M, 2M és legfeljebb 4 MByte címterek kiválasztásához — Minden chipválasztó kimenet konfigurálható úgy, hogy a tranzakciót a a két várakozási állapot generátor egyikének időtúllépése vagy az EWAIT jel megerősítése • MMC (modulleképezési vezérlés) • DBG (hibakeresési modul) — CPU és/vagy XGATE buszok monitorozása címke típusú vagy kényszerített típusú töréspont-kérésekkel — 64 x 64 bites körkörös nyomkövetési puffer rögzíti a folyamatváltozást vagy a memória-hozzáférési információkat • BDM (háttérben futó hibakeresési mód) • MPU (memóriavédelmi egység) — 8 címrégió definiálható aktív programfeladatonként — A címtartomány részletessége akár 8 bájt is — Nincs írás / Nem execute Védelmi attribútumok — Nem maszkolható megszakítás hozzáférés megsértése esetén • XGATE — Programozható, nagy teljesítményű I/O koprocesszor modul — Adatokat továbbít az összes perifériára és RAM-ra vagy memóriáról CPU-beavatkozás vagy CPU várakozási állapot nélkül — Logikai, eltolási, aritmetikai és bitműveleteket hajt végre az adatokon — Megszakíthatja a HCS12X CPU jelátviteli befejezését — Bármely hardvermodul és a CPU aktiválása lehetséges — Két megszakítási szint a magas prioritású feladatok kiszolgálásához — Hardver a veremmutató inicializálásának támogatása • OSC_LCP (oszcillátor) — Alacsony fogyasztású hurokvezérlés 4 MHz-től 16 MHz-ig terjedő kristályt használó pierce oszcillátor — Jó zajtűrés — Teljes lendületű Pierce opció 2 MHz-től 40 MHz-ig terjedő kristályt használva — A tipikus kristályok optimális indítási határához méretezett transzkonduktancia • IPLL (belsőleg szűrt, frekvenciamodulált fáziszárt hurok órajel-generálás)
— Nincs szükség külső alkatrészekre — Konfigurálható opció a spektrum elosztására a csökkentett EMC-sugárzás érdekében (frekvenciamoduláció) • CRG (órajel és visszaállítás generálása) — COP watchdog — Valós idejű megszakítás — Órafigyelő — Gyors ébresztés STOP-ról önórás módban • Memória opciók — 128K, 256k, 384K, 512K, 768K és 1M bájtos Flash — 2K, 4K bájtos emulált EEPROM — 12K, 16K, 24K, 32K, 48K és 64K bájt RAM • Flash Általános jellemzők — 64 adatbit plusz 8 szindrómás ECC (hibajavító kód) bit lehetővé teszi az egybites hibajavítást és a kettős hibaészlelést — Szektorméret törlése 1024 bájt — Automatizált programozási és törlési algoritmus • D-Flash funkciók — Akár 32 kbyte D-Flash memória 256 bájtos szektorral a felhasználói hozzáféréshez. — Dedikált parancsok a D-Flash memóriához való hozzáférés szabályozására elektromos és elektronikus berendezés működésén keresztül. — Egybites hibajavítás és kétbites hibaészlelés egy szón belül olvasási műveletek során. — Automatizált programozási és törlési algoritmus ECC paritásbitek ellenőrzésével és generálásával. - Gyors szektortörlés és szóprogram működése. — Legfeljebb négy szó sorozatba programozásának képessége • Emulált EEPROM funkciók — Automatikus EEE fájlkezelés belső memóriavezérlő segítségével. — Az érvényes elektromos és elektronikus berendezések adatainak automatikus átvitele a D-Flash memóriából a puffermemória RAM-ba alaphelyzetbe állításakor. — Képes nyomon követni a D-Flash memóriába programozandó függőben lévő EEE-hez kapcsolódó puffer RAM szavak számát. — Lehetőség az elektromos és elektronikus berendezések működésének letiltására és a D-Flash memóriához való elsőbbségi hozzáférés engedélyezésére. — Lehetőség az elektromos és elektronikus berendezések összes függőben lévő műveletének törlésére és a D-Flash memóriához való elsőbbségi hozzáférés engedélyezésére. • Két 16 csatornás, 12 bites analóg-digitális átalakító – 8/10/12 bites felbontás – 3 μs, 10 bites egyszeri konverziós idő – Bal/jobb, aláírt/aláíratlan eredményadatok – Külső és belső konverziós trigger képesség – Belső oszcillátor a Stop módban történő átalakításhoz – Ébresztés alacsony fogyasztású üzemmódból analóg összehasonlító > vagy <= match • Five MSCAN (1 M bit per second, CAN 2.0 A, B software compatible modules) — Five receive and three transmit buffers
— Rugalmas azonosítószűrő, amely 2 x 32 bites, 4 x 16 bites vagy 8 x 8 bitesként programozható — Négy különálló megszakítási csatorna az Rx, Tx, hiba és ébresztés számára — Aluláteresztő szűrő ébresztési funkció — Visszahurok az önteszt működéséhez • ECT (továbbfejlesztett rögzítési időzítő) — 8 x 16 bites csatorna a bemeneti rögzítéshez vagy a kimenet összehasonlításához — 16 bites, szabadon futó számláló 8 bites precíziós előskálázóval — 16 bites modulus-számláló 8 bites precíziós előskálázóval — Négy 8 bites vagy kettő 16 bites impulzus akkumulátorok • TIM (standard időzítő modul) — 8 x 16 bites csatorna bemeneti rögzítéshez vagy kimeneti összehasonlításhoz — 16 bites szabadon futó számláló 8 bites precíziós előskálázóval — 1 x 16 bites impulzus akkumulátor • PIT (periodikus megszakítási időzítő) — Akár nyolc időzítő független időtúllépési periódusokkal — 1 és 224 busz órajelciklus között választható időtúllépési periódusok — Időtúllépési megszakítás és perifériás triggerek • 8 PWM (impulzusszélesség-modulátor) csatorna — 8 csatorna x 8 bites vagy 4 csatornás x 16 bites impulzusszélesség-modulátor – programozható periódus és munkaciklus csatornánként – középre vagy balra igazított kimenetek – programozható óraválasztó logika széles frekvenciatartományban – gyors vészleállító bemenet • Három soros perifériás interfész modul (SPI) – 8 vagy 16 bites adatmérethez konfigurálható • Nyolc soros kommunikációs interfész (SCI) – Szabványos jelölés/tér non-return-to-zero (NRZ) formátum – választható IrDA 1.4 visszatérés nullára fordított (RZI) formátum programozható impulzusszélességekkel • Két Inter-IC busz (IIC) modulok — Multi-master működés — Programozható szoftver a 256 különböző soros órajel egyikére — Broadcast mód támogatás — 10 bites cím támogatása • On-Chip Voltage Regulator — Két párhuzamos, lineáris feszültségszabályozó sávrés referenciával — Kisfeszültség-érzékelő (LVD) kisfeszültségű megszakítással (LVI) — Bekapcsolási visszaállítás (POR) áramkör — 3,3 V és 5 V tartományú működés — Kisfeszültség-visszaállítás (LVR)
• Alacsony fogyasztású ébresztési időzítő (API) — Minden üzemmódban elérhető, beleértve a Full Stop módot is — +-5%-os pontossággal kitűzhető — Az időtúllépési időszakok 0,2 ms-tól ~13 másodpercig terjednek, 0,2 ms-os felbontással • Bemenet/kimenet — Akár 152 általános célú bemeneti/kimeneti (I/O) érintkező plusz 2 csak bemeneti érintkező — Hiszterézis és konfigurálható felhúzó/lehúzható eszköz az összes bemeneti érintkezőn — Konfigurálható meghajtó erőssége az összes kimeneti érintkezőn • Csomagopciók — 208 tűs MAPBGA — 144 tűs, alacsony profilú négyes lapos csomag (LQFP) — 112 tűs alacsony profilú quad flat-pack (LQFP) — 80 tűs quad flat-pack (QFP) • 50 MHz maximális CPU busz frekvencia, 100 MHz maximális XGATE busz frekvencia
Kérjük, ellenőrizze, hogy az elérhetőségei helyesek-e. A üzenet lesz közvetlenül a címzett(ek)nek küldik el, és nem nyilvánosan kiállítsák. Soha nem fogjuk terjeszteni vagy eladni az Ön személyes harmadik felek tájékoztatása az Ön kifejezett engedélye.